王牌对王牌第一季综艺,黄视频在线观看网站,世界一级毛片,成人黄色免费看

薈聚奇文、博采眾長(zhǎng)、見(jiàn)賢思齊
當(dāng)前位置:公文素材庫(kù) > 計(jì)劃總結(jié) > 工作總結(jié) > 項(xiàng)目總結(jié)報(bào)告模板

項(xiàng)目總結(jié)報(bào)告模板

網(wǎng)站:公文素材庫(kù) | 時(shí)間:2019-05-28 00:56:48 | 移動(dòng)端:項(xiàng)目總結(jié)報(bào)告模板

項(xiàng)目總結(jié)報(bào)告模板

版本:1.00基于FPGA的SRAM測(cè)試電路的設(shè)計(jì)與實(shí)現(xiàn)總結(jié)報(bào)告專(zhuān)業(yè):電子信息工程(集成電路)專(zhuān)業(yè)本科班級(jí):集成09004班學(xué)號(hào):09160500419姓名:劉鵬日期:201*/9/15大連東軟信息學(xué)院嵌入式系統(tǒng)工程系日期201*-201*-11-26(星期一)版本0.010.10修改記錄說(shuō)明文檔的初步建立文檔的初次修改:1更新細(xì)化一些內(nèi)容;作者(以上為修改記錄的示例,請(qǐng)認(rèn)真填寫(xiě))目錄一.緒論.............................................................................................................................................1

1.概述.......................................................................................................................................12.國(guó)內(nèi)外現(xiàn)狀.............................................................................................................................1二.關(guān)鍵技術(shù)介紹...............................................................................................................................1

1.專(zhuān)有名詞介紹.........................................................................................................................12.關(guān)鍵技術(shù)介紹.........................................................................................................................1三.系統(tǒng)分析......................................................................................................................................1

1.項(xiàng)目的功能描述......................................................................................................................22.項(xiàng)目的可行性分析...................................................................................................................23.待測(cè)目標(biāo)SRAM分析..............................................................................................................24.測(cè)試算法分析.........................................................................................................................25.測(cè)試電路系統(tǒng)流程圖...............................................................................................................2四.系統(tǒng)設(shè)計(jì)......................................................................................................................................2

1.初步劃分................................................................................................................................22.詳細(xì)劃分................................................................................................................................2五.系統(tǒng)實(shí)現(xiàn)......................................................................................................................................3

1.開(kāi)發(fā)環(huán)境介紹.........................................................................................................................32.數(shù)據(jù)通路實(shí)現(xiàn).........................................................................................................................33.控制單元實(shí)現(xiàn).........................................................................................................................3六.系統(tǒng)仿真和驗(yàn)證............................................................................................................................3

1.模塊仿真................................................................................................................................32.系統(tǒng)驗(yàn)證................................................................................................................................3七.項(xiàng)目總結(jié)......................................................................................................................................基于FPGA的SRAM測(cè)試電路的設(shè)計(jì)與實(shí)現(xiàn)項(xiàng)目總結(jié)報(bào)告

一.緒論

說(shuō)明:在緒論中簡(jiǎn)要說(shuō)明設(shè)計(jì)工作的目的、意義、研究設(shè)想、方法等。應(yīng)當(dāng)言簡(jiǎn)意賅。有關(guān)歷史回顧和前人工作的,可以適當(dāng)綜合評(píng)述。

1.概述

介紹項(xiàng)目設(shè)計(jì)的背景,目的、意義,項(xiàng)目的設(shè)計(jì)環(huán)境,項(xiàng)目的應(yīng)用范圍,項(xiàng)目的研究方法等。

2.國(guó)內(nèi)外現(xiàn)狀

說(shuō)明項(xiàng)目所用技術(shù)國(guó)內(nèi)外發(fā)展的現(xiàn)狀和實(shí)際應(yīng)用的產(chǎn)品等。

二.關(guān)鍵技術(shù)介紹

說(shuō)明:對(duì)報(bào)告所涉及到的關(guān)鍵技術(shù)和所用的專(zhuān)有名詞進(jìn)行簡(jiǎn)要的介紹,在報(bào)告的其它部分一般不再敘述通用技術(shù)。

1.專(zhuān)有名詞介紹

對(duì)于報(bào)告中出現(xiàn)的專(zhuān)有名詞進(jìn)行介紹,例如SRAM,F(xiàn)PGA,狀態(tài)機(jī)等。

2.關(guān)鍵技術(shù)介紹

對(duì)于項(xiàng)目中用到的關(guān)鍵技術(shù)進(jìn)行介紹,例如IP核復(fù)用,MarchC-算法等技術(shù)。

三.系統(tǒng)分析

說(shuō)明:在本部分中分析項(xiàng)目所作測(cè)試電路應(yīng)實(shí)現(xiàn)的功能,項(xiàng)目的可行性分析,待測(cè)的SRAMIP核的結(jié)構(gòu)框圖及功能說(shuō)明,測(cè)試電路所采用的算法以及項(xiàng)目的流程圖等部分。

基于FPGA的SRAM測(cè)試電路的設(shè)計(jì)與實(shí)現(xiàn)項(xiàng)目總結(jié)報(bào)告

1.項(xiàng)目的功能描述2.項(xiàng)目的可行性分析3.待測(cè)目標(biāo)SRAM分析4.測(cè)試算法分析5.測(cè)試電路系統(tǒng)流程圖

四.系統(tǒng)設(shè)計(jì)

說(shuō)明:可分為模塊初步劃分和模塊詳細(xì)劃分,分別說(shuō)明每個(gè)模塊的整體功能,端口界定,以及端口功能的詳細(xì)描述,并且給出這幾個(gè)模塊端口之間的相互關(guān)系圖和關(guān)系的說(shuō)明等。

1.初步劃分

把整個(gè)項(xiàng)目初步劃分成幾個(gè)模塊,分別說(shuō)明每個(gè)模塊的整體功能,端口界定,以及端口功能的詳細(xì)描述,并且給出這幾個(gè)模塊端口之間的相互關(guān)系圖(可從EDA工具中截取,或者用visio軟件畫(huà)出),然后對(duì)模塊之間的相互關(guān)系進(jìn)行說(shuō)明。

例如本設(shè)計(jì)可分為Data_Path和Controller兩個(gè)模塊。分別說(shuō)明。詳細(xì)端口說(shuō)明見(jiàn)下表:(例表)信號(hào)rst_nclk1data_inwrfullclk2data_outrdemptyI/OIIIIOIOIO寬度111111811功能描述全局異步復(fù)位信號(hào)時(shí)鐘1,133M輸入數(shù)據(jù)寫(xiě)有效FIFO滿時(shí)鐘2,100M輸出數(shù)據(jù)讀有效FIFO空2.詳細(xì)劃分

對(duì)初步劃分的模塊進(jìn)行詳細(xì)的劃分,每個(gè)模塊又可劃分成若干個(gè)小模塊,詳細(xì)說(shuō)明每個(gè)小模塊的功能,進(jìn)行端口的界定,并對(duì)端口信號(hào)進(jìn)行簡(jiǎn)單描述,然后給出模塊之間的關(guān)系圖,

基于FPGA的SRAM測(cè)試電路的設(shè)計(jì)與實(shí)現(xiàn)項(xiàng)目總結(jié)報(bào)告

并對(duì)模塊之間的相互關(guān)系進(jìn)行說(shuō)明。

例如本設(shè)計(jì)的Data_Path部分可分為數(shù)據(jù)模塊,地址模塊,控制模塊等。

五.系統(tǒng)實(shí)現(xiàn)

說(shuō)明:主要包括開(kāi)發(fā)環(huán)境配置;各頂層模塊的實(shí)現(xiàn),數(shù)據(jù)通路的實(shí)現(xiàn),控制單元狀態(tài)機(jī)的狀態(tài)圖和代碼的設(shè)計(jì)等。

1.開(kāi)發(fā)環(huán)境介紹2.數(shù)據(jù)通路實(shí)現(xiàn)3.控制單元實(shí)現(xiàn)

六.系統(tǒng)仿真和驗(yàn)證

說(shuō)明:在本章中可以通過(guò)對(duì)系統(tǒng)的模塊進(jìn)行仿真,以及對(duì)仿真結(jié)果進(jìn)行分析來(lái)驗(yàn)證各模塊代碼實(shí)現(xiàn)的正確性。(需要給出仿真的方案,以及各模塊的仿真波形,和仿真結(jié)果的分析。)還需要介紹利用SRAMIP核作為被測(cè)對(duì)象,下載到FPGA開(kāi)發(fā)板的驗(yàn)證思路,驗(yàn)證方法和結(jié)果分析。

1.模塊仿真

各綜合模塊的仿真波形。

2.系統(tǒng)驗(yàn)證

介紹利用SRAMIP核作為被測(cè)對(duì)象,下載到FPGA開(kāi)發(fā)板的驗(yàn)證思路,驗(yàn)證方法和結(jié)果分析。

七.項(xiàng)目總結(jié)

說(shuō)明:結(jié)論是對(duì)整個(gè)研究工作進(jìn)行歸納和綜合而得出的總結(jié),對(duì)所得結(jié)果與已有結(jié)果的比較和項(xiàng)目尚存在的問(wèn)題,以及進(jìn)一步開(kāi)展研究的見(jiàn)解與建議。結(jié)論要寫(xiě)得概括、正確、完整、明確、精煉。最后說(shuō)明完成此項(xiàng)目后的收獲和實(shí)踐感言。

擴(kuò)展閱讀:項(xiàng)目管理模板-項(xiàng)目總結(jié)報(bào)告

合同號(hào):

(項(xiàng)目名稱(chēng))

總結(jié)報(bào)告

項(xiàng)目經(jīng)理:

起止時(shí)間:

單位:XXX

一、項(xiàng)目概述

1.項(xiàng)目描述

2.項(xiàng)目干系人

二、項(xiàng)目總結(jié)

1.進(jìn)度2.成本3.質(zhì)量4.

范圍

三、成功之處四、存在不足五、經(jīng)驗(yàn)與教訓(xùn)六、建議七、收獲

編制:

審核:年月日期:

友情提示:本文中關(guān)于《項(xiàng)目總結(jié)報(bào)告模板》給出的范例僅供您參考拓展思維使用,項(xiàng)目總結(jié)報(bào)告模板:該篇文章建議您自主創(chuàng)作。

來(lái)源:網(wǎng)絡(luò)整理 免責(zé)聲明:本文僅限學(xué)習(xí)分享,如產(chǎn)生版權(quán)問(wèn)題,請(qǐng)聯(lián)系我們及時(shí)刪除。


項(xiàng)目總結(jié)報(bào)告模板》由互聯(lián)網(wǎng)用戶整理提供,轉(zhuǎn)載分享請(qǐng)保留原作者信息,謝謝!
鏈接地址:http://m.taixiivf.com/gongwen/508000.html